|
本帖最后由 twq19810302 于 2023-8-19 10:52 編輯 1 [5 }; D8 _9 O
( `& M3 H( |$ [* g2 D, _- l
如今隨著芯片制程的不斷提升,芯片中可以有100多億個晶體管,如此之多的晶體管,究竟是如何安上去的呢?
# W$ J# K X2 E6 R& Q4 J9 E9 [) d+ Z: t4 j; J% h
這是一個Top-down View 的SEM照片,可以非常清晰的看見CPU內部的層狀結構,越往下線寬越窄,越靠近器件層。8 w4 N* T7 t" |1 @; A( |
8 F" a3 J$ X: c. G0 Z! Z2 x" B8 B3 J. [2 T! |" S3 T- U% I
) E3 S7 X# ? m+ b' R" E
這是CPU的截面視圖,可以清晰的看到層狀的CPU結構,芯片內部采用的是層級排列方式,這個CPU大概是有10層。其中最下層為器件層,即是MOSFET晶體管。
8 O) L9 \. i l* Y
& c# M2 w$ u: O1 [# i
. t( e% s" i' p9 W- F
; S1 G6 P6 J3 r+ Z3 N& R6 c8 f; z Mos管在芯片中放大可以看到像一個“講臺”的三維結構,晶體管是沒有電感、電阻這些容易產生熱量的器件的。最上面的一層是一個低電阻的電極,通過絕緣體與下面的平臺隔開,它一般是采用了P型或N型的多晶硅用作柵極的原材料,下面的絕緣體就是二氧化硅。3 ~* D. F4 n7 C9 \7 d8 P
+ `: m5 ^8 H1 ?3 H. v
平臺的兩側通過加入雜質就是源極和漏極,它們的位置可以互換,兩者之間的距離就是溝道,就是這個距離決定了芯片的特性。
4 B6 s+ {9 {" v0 |7 I- _0 G3 t" w, j. l8 b h
2 L& v# G; _+ J* F! [! i, R5 i+ | k c$ y; i1 a
當然,芯片中的晶體管不僅僅只有Mos管這一種類,還有三柵極晶體管等,晶體管不是安裝上去的,而是在芯片制造的時候雕刻上去的。
2 k: m! w2 P4 z$ D3 E$ ~6 s/ _3 o e+ o J! \' k
在進行芯片設計的時候,芯片設計師就會利用EDA工具,對芯片進行布局規(guī)劃,然后走線、布線。
/ Z& f' w' v5 p& X* L& [ I
9 ?$ ?/ {9 d# f, o2 ?" a. m4 T
- p& l$ a* n& b T: U: b* X. m. c) b" _
如果我們將設計的門電路放大,白色的點就是襯底, 還有一些綠色的邊框就是摻雜層。2 u$ Y4 d9 p& r! D
: N( C7 S: o) E: l4 M# J2 g( @# Z [3 ~' \
- d/ i4 U( Y' L0 w2 ` 晶圓代工廠就是根據(jù)芯片設計師設計好的物理版圖進行制造。) g) ]4 i8 ^- d. @1 w
9 @, I; o2 T- E$ ~4 M0 t芯片制造的兩個趨勢,一個是晶圓越來越大,這樣就可以切割出更多的芯片,節(jié)省效率,另外就一個就是芯片制程,制程這個概念,其實就是柵極的大小,也可以稱為柵長,在晶體管結構中,電流從Source流入Drain,柵極(Gate)相當于閘門,主要負責控制兩端源極和漏級的通斷。: I# }9 I ]" F8 S) D0 ]
z* r. i6 E- q2 o
電流會損耗,而柵極的寬度則決定了電流通過時的損耗,表現(xiàn)出來就是手機常見的發(fā)熱和功耗,寬度越窄,功耗越低。而柵極的最小寬度(柵長),也就是制程。
- D" A9 J: [% G2 M6 d4 C; e+ ^! c+ |) G$ R
縮小納米制程的用意,就是可以在更小的芯片中塞入更多的電晶體,讓芯片不會因技術提升而變得更大。
) j1 K) D! n! l4 Q; W+ V7 E0 @5 v( w7 J' ^" p# v
但是我們如果將柵極變更小,源極和漏極之間流過的電流就會越快,工藝難度會更大。
: h( n( s2 T' `1 z; ~$ _$ V; r* S# r$ y0 z2 V
" I+ q7 x% G- H: S, p3 m5 j
: m ^( g+ S& ~ o% O- N6 x 芯片制造過程共分為七大生產區(qū)域,分別是擴散、光刻、刻蝕、離子注入、薄膜生長、拋光、金屬化,光刻和刻蝕是其中最為核心的兩個步驟。4 v# ^- Y! N- Z& B- k% q
; ^2 _2 r. T* x$ P* w. y& g
而晶體管就是通過光刻和蝕刻雕刻出來的,光刻就是把芯片制作所需要的線路與功能區(qū)做出來。
% k* k$ Y4 ^8 D% s' _, M' k [
3 `1 R1 [( s6 i. ~0 I, G& j, a利用光刻機發(fā)出的光通過具有圖形的光罩對涂有光刻膠的薄片曝光,光刻膠見光后會發(fā)生性質變化,從而使光罩上得圖形復印到薄片上,從而使薄片具有電子線路圖的作用。
$ f8 g2 n/ D Z) n
" _3 G0 e9 O. [9 U4 P這就是光刻的作用,類似照相機照相。照相機拍攝的照片是印在底片上,而光刻刻的不是照片,而是電路圖和其他電子元件。
- m( B" ?) y, `" A
P9 z" [% T7 C( k$ ] H+ I5 V9 \; f( |7 E
+ `1 Y2 D6 R4 r% J0 Z/ o
刻蝕是使用化學或者物理方法有選擇地從硅片表面去除不需要材料的過程。通常的晶圓加工流程中,刻蝕工藝位于光刻工藝之后,有圖形的光刻膠層在刻蝕中不會受到腐蝕源的顯著侵蝕,從而完成圖形轉移的工藝步驟?涛g環(huán)節(jié)是復制掩膜圖案的關鍵步驟。
+ V! T6 V1 ] V% [8 u. @0 ~
; G X" g \/ S3 x7 t, T: m
5 h9 g# q% K, o, k
2 @& Z, F% P5 J9 B2 r' O 而其中,還涉及到的材料就是光刻膠,我們要知道電路設計圖首先通過激光寫在光掩模板上,然后光源通過掩模板照射到附有光刻膠的硅片表面,引起曝光區(qū)域的光刻膠發(fā)生化學效應,再通過顯影技術溶解去除曝光區(qū)域或未曝光區(qū)域,使掩模板上的電路圖轉移到光刻膠上,最后利用刻蝕技術將圖形轉移到硅片上。- O4 T9 U7 A( F8 t) Z
/ b. s% \& j& N6 p9 M& G) c0 L! `* s1 F
5 `1 P& O0 ^: z% R$ y- H1 g( c 而光刻根據(jù)所采用正膠與負膠之分,劃分為正性光刻和負性光刻兩種基本工藝。在正性光刻中,正膠的曝光部分結構被破壞,被溶劑洗掉,使得光刻膠上的圖形與掩模版上圖形相同。: {: ^. n: J5 o* O' V& G: d3 }
5 S9 S6 Q8 }1 C6 A: z$ q
相反地,在負性光刻中,負膠的曝光部分會因硬化變得不可溶解,掩模部分則會被溶劑洗掉,使得光刻膠上的圖形與掩模版上圖形相反。
9 v" ?& E9 j9 L
4 A% ~3 p" J n+ C8 j1 H- j; U4 w, }
@) R6 t9 [$ a 我們可以簡單地從微觀上講解這個步驟。
* [; h6 n% T6 @: O9 y3 n5 Q* X) g: N( h$ r Q* a
2 {! C; b2 T$ n8 M g6 m+ y1 [; Z6 N$ y# O& Z* R) l* `
+ c) u! u% Z2 n+ P* T5 B 在涂滿光刻膠的晶圓(或者叫硅片)上蓋上事先做好的光刻板,然后用紫外線隔著光刻板對晶圓進行一定時間的照射。原理就是利用紫外線使部分光刻膠變質,易于腐蝕。2 @- v8 p9 Y6 E: i! E6 u
& e1 l' H1 w3 U+ r" J' E# v
! q. b+ D5 o1 ?7 y! D. } r# E& |
, ]7 | s: v5 n* W) q1 m 溶解光刻膠:光刻過程中曝光在紫外線下的光刻膠被溶解掉,清除后留下的圖案和掩模上的一致。1 p) A' c. b8 x- H; s" r
0 r& E _2 B" |( X0 G
# N5 ^# }* l# y
; u ] O% a* L, Z" P# u
“刻蝕”是光刻后,用腐蝕液將變質的那部分光刻膠腐蝕掉(正膠),晶圓表面就顯出半導體器件及其連接的圖形。然后用另一種腐蝕液對晶圓腐蝕,形成半導體器件及其電路。5 w0 T9 L( d/ {5 U
9 M2 F: t* p/ U# f
' I7 u1 K' V! t1 a& |8 c7 K9 X& o% G% _/ Z
清除光刻膠:蝕刻完成后,光刻膠的使命宣告完成,全部清除后就可以看到設計好的電路圖案。& M7 N5 ~6 U) [0 w+ B
" U- ~5 t+ d& N
" u# {! p1 W5 R2 l7 A9 D d
5 v) s+ z- ~% R# F! D1 c9 i 而100多億個晶體管就是通過這樣的方式雕刻出來的,晶體管可用于各種各樣的數(shù)字和模擬功能,包括放大,開關,穩(wěn)壓,信號調制和振蕩器。
3 {1 ~' w: k/ F0 X; m8 u% c J0 d# k# {' ^' l
晶體管越多就可以增加處理器的運算效率;再者,減少體積也可以降低耗電量;最后,芯片體積縮小后,更容易塞入行動裝置中,滿足未來輕薄化的需求。
/ V' s& n0 P# Z4 S3 ^
" j6 ], L! @ Z" m' v0 w# J8 W4 F" G6 ?
芯片晶體管橫截面/ w8 ~6 e/ e7 i: n' w- j3 D: g8 h3 j
5 \) L( q9 d6 |+ J2 g; ]
到了3nm之后,目前的晶體管已經不再適用,目前,半導體行業(yè)正在研發(fā)nanosheet FET(GAA FET)和nanowire FET(MBCFET),它們被認為是當今finFET的前進之路。0 O+ x' \) q H6 n
三星押注的是GAA環(huán)繞柵極晶體管技術,臺積電目前還沒有公布其具體工藝細節(jié)。三星在2019年搶先公布了GAA環(huán)繞柵極晶體管,根據(jù)三星官方的說法,基于全新的GAA晶體管結構,三星通過使用納米片設備制造出MBCFET(Multi-Bridge-Channel FET,多橋-通道場效應管),該技術可以顯著增強晶體管性能,取代FinFET晶體管技術。9 u5 P% G( Q$ j6 K) q$ P$ T7 }7 b" U
. `6 B0 E* ~8 z. z) L
9 w' w* O' d4 {3 [: e! M 此外,MBCFET技術還能兼容現(xiàn)有的FinFET制造工藝的技術及設備,從而加速工藝開發(fā)及生產。
; F& G: J9 O: \4 O' C7 Z5 ~1 z0 y. l. { R$ Q
|
|