機(jī)械社區(qū)

 找回密碼
 注冊(cè)會(huì)員

QQ登錄

只需一步,快速開始

搜索
查看: 4437|回復(fù): 11
打印 上一主題 下一主題

PCB線路板板布局布線基本規(guī)則

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
1#
發(fā)表于 2017-10-20 18:27:18 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
有很多PCB設(shè)計(jì)愛好者,都非常的喜歡自己去設(shè)計(jì)PCB電路板,今天就來和大家分享一下PCB電路板布局布線基本規(guī)則有哪些,具體如下:
PCB線路板板布局布線基本規(guī)則
  一、元件布局基本規(guī)則
  1. 按電路模塊進(jìn)行布局,實(shí)現(xiàn)同一功能的相關(guān)電路稱為一個(gè)模塊,電路模塊中的元件應(yīng)采用就近集中原則,同時(shí)數(shù)字電路和模擬電路分開;
  2.定位孔、標(biāo)準(zhǔn)孔等非安裝孔周圍1.27mm 內(nèi)不得貼裝元、器件,螺釘?shù)劝惭b孔周圍3.5mm(對(duì)于M2.5)、4mm(對(duì)于M3)內(nèi)不得貼裝元器件;
  3. 臥裝電阻、電感(插件)、電解電容等元件的下方避免布過孔,以免波峰焊后過孔與元件殼體短路;
  4. 元器件的外側(cè)距板邊的距離為5mm;
  5. 貼裝元件焊盤的外側(cè)與相鄰插裝元件的外側(cè)距離大于2mm;
  6. 金屬殼體元器件和金屬件(屏蔽盒等)不能與其它元器件相碰,不能緊貼印制線、焊盤,其間距應(yīng)大于2mm。定位孔、緊固件安裝孔、橢圓孔及板中其它方孔外側(cè)距板邊的尺寸大于3mm;
  7. 發(fā)熱元件不能緊鄰導(dǎo)線和熱敏元件;高熱器件要均衡分布;
  8. 電源插座要盡量布置在印制板的四周,電源插座與其相連的匯流條接線端應(yīng)布置在同側(cè)。特別應(yīng)注意不要把電源插座及其它焊接連接器布置在連接器之間,以利于這些插座、連接器的焊接及電源線纜設(shè)計(jì)和扎線。電源插座及焊接連接器的布置間距應(yīng)考慮方便電源插頭的插拔;
  9. 其它元器件的布置:
  所有IC元件單邊對(duì)齊,有極性元件極性標(biāo)示明確,同一印制板上極性標(biāo)示不得多于兩個(gè)方向,出現(xiàn)兩個(gè)方向時(shí),兩個(gè)方向互相垂直;
  10、板面布線應(yīng)疏密得當(dāng),當(dāng)疏密差別太大時(shí)應(yīng)以網(wǎng)狀銅箔填充,網(wǎng)格大于8mil(或0.2mm);
  11、貼片焊盤上不能有通孔,以免焊膏流失造成元件虛焊。重要信號(hào)線不準(zhǔn)從插座腳間穿過;
  12、貼片單邊對(duì)齊,字符方向一致,封裝方向一致;
  13、有極性的器件在以同一板上的極性標(biāo)示方向盡量保持一致。
  二、元件布線規(guī)則
  1、畫定布線區(qū)域距PCB板邊≤1mm的區(qū)域內(nèi),以及安裝孔周圍1mm內(nèi),禁止布線;
  2、電源線盡可能的寬,不應(yīng)低于18mil;信號(hào)線寬不應(yīng)低于12mil;cpu入出線不應(yīng)低于10mil(或8mil);線間距不低于10mil;
  3、正常過孔不低于30mil;
  4、 雙列直插:焊盤60mil,孔徑40mil;
  1/4W電阻: 51*55mil(0805表貼);直插時(shí)焊盤62mil,孔徑42mil;
  無極電容: 51*55mil(0805表貼);直插時(shí)焊盤50mil,孔徑28mil;
  5、 注意電源線與地線應(yīng)盡可能呈放射狀,以及信號(hào)線不能出現(xiàn)回環(huán)走線。
  在研制帶處理器的電子產(chǎn)品時(shí),如何提高抗干擾能力和電磁兼容性?
  1、下面的一些系統(tǒng)要特別注意抗電磁干擾:
  (1) 微控制器時(shí)鐘頻率特別高,總線周期特別快的系統(tǒng)。
  (2) 系統(tǒng)含有大功率,大電流驅(qū)動(dòng)電路,如產(chǎn)生火花的繼電器,大電流開關(guān)等。
  (3) 含微弱模擬信號(hào)電路以及高精度A/D變換電路的系統(tǒng)。
  2、為增加系統(tǒng)的抗電磁干擾能力采取如下措施:
  (1) 選用頻率低的微控制器:
  選用外時(shí)鐘頻率低的微控制器可以有效降低噪聲和提高系統(tǒng)的抗干擾能力。同樣頻率的方波和正弦波,方波中的高頻成份比正弦波多得多。雖然方波的高頻成份的波的幅度,比基波小,但頻率越高越容易發(fā)射出成為噪聲源,微控制器產(chǎn)生的最有影響的高頻噪聲大約是時(shí)鐘頻率的3倍。
  (2) 減小信號(hào)傳輸中的畸變
  微控制器主要采用高速CMOS技術(shù)制造。信號(hào)輸入端靜態(tài)輸入電流在1mA左右,輸入電容10PF左右,輸入阻抗相當(dāng)高,高速CMOS電路的輸出端都有相當(dāng)?shù)膸лd能力,即相當(dāng)大的輸出值,將一個(gè)門的輸出端通過一段很長(zhǎng)線引到輸入阻抗相當(dāng)高的輸入端,反射問題就很嚴(yán)重,它會(huì)引起信號(hào)畸變,增加系統(tǒng)噪聲。當(dāng)Tpd>Tr時(shí),就成了一個(gè)傳輸線問題,必須考慮信號(hào)反射,阻抗匹配等問題。
  信號(hào)在印制板上的延遲時(shí)間與引線的特性阻抗有關(guān),即與印制線路板材料的介電常數(shù)有關(guān)。可以粗略地認(rèn)為,信號(hào)在印制板引線的傳輸速度,約為光速的1/3到1/2之間。微控制器構(gòu)成的系統(tǒng)中常用邏輯電話元件的Tr(標(biāo)準(zhǔn)延遲時(shí)間)為3到18ns之間。
  在印制線路板上,信號(hào)通過一個(gè)7W的電阻和一段25cm長(zhǎng)的引線,線上延遲時(shí)間大致在4~20ns之間。也就是說,信號(hào)在印刷線路上的引線越短越好,最長(zhǎng)不宜超過25cm。而且過孔數(shù)目也應(yīng)盡量少,最好不多于2個(gè)。
  當(dāng)信號(hào)的上升時(shí)間快于信號(hào)延遲時(shí)間,就要按照快電子學(xué)處理。此時(shí)要考慮傳輸線的阻抗匹配,對(duì)于一塊印刷線路板上的集成塊之間的信號(hào)傳輸,要避免出現(xiàn)Td>Trd的情況,印刷線路板越大系統(tǒng)的速度就越不能太快。
  用以下結(jié)論歸納印刷線路板設(shè)計(jì)的一個(gè)規(guī)則:
  信號(hào)在印刷板上傳輸,其延遲時(shí)間不應(yīng)大于所用器件的標(biāo)稱延遲時(shí)間。
  (3) 減小信號(hào)線間的交*干擾:
  A點(diǎn)一個(gè)上升時(shí)間為Tr的階躍信號(hào)通過引線AB傳向B端。信號(hào)在AB線上的延遲時(shí)間是Td。在D點(diǎn),由于A點(diǎn)信號(hào)的向前傳輸,到達(dá)B點(diǎn)后的信號(hào)反射和AB線的延遲,Td時(shí)間以后會(huì)感應(yīng)出一個(gè)寬度為Tr的頁脈沖信號(hào)。在C點(diǎn),由于AB上信號(hào)的傳輸與反射,會(huì)感應(yīng)出一個(gè)寬度為信號(hào)在AB線上的延遲時(shí)間的兩倍,即2Td的正脈沖信號(hào)。這就是信號(hào)間的交*干擾。干擾信號(hào)的強(qiáng)度與C點(diǎn)信號(hào)的di/at有關(guān),與線間距離有關(guān)。當(dāng)兩信號(hào)線不是很長(zhǎng)時(shí),AB上看到的實(shí)際是兩個(gè)脈沖的迭加。
  CMOS工藝制造的微控制由輸入阻抗高,噪聲高,噪聲容限也很高,數(shù)字電路是迭加100~200mv噪聲并不影響其工作。若圖中AB線是一模擬信號(hào),這種干擾就變?yōu)椴荒苋萑。如印刷線路板為四層板,其中有一層是大面積的地,或雙面板,信號(hào)線的反面是大面積的地時(shí),這種信號(hào)間的交*干擾就會(huì)變小。原因是,大面積的地減小了信號(hào)線的特性阻抗,信號(hào)在D端的反射大為減小。特性阻抗與信號(hào)線到地間的介質(zhì)的介電常數(shù)的平方成反比,與介質(zhì)厚度的自然對(duì)數(shù)成正比。若AB線為一模擬信號(hào),要避免數(shù)字電路信號(hào)線CD對(duì)AB的干擾,AB線下方要有大面積的地,AB線到CD線的距離要大于AB線與地距離的2~3倍。可用局部屏蔽地,在有引結(jié)的一面引線左右兩側(cè)布以地線。
  (4) 減小來自電源的噪聲
  電源在向系統(tǒng)提供能源的同時(shí),也將其噪聲加到所供電的電源上。電路中微控制器的復(fù)位線,中斷線,以及其它一些控制線最容易受外界噪聲的干擾。電網(wǎng)上的強(qiáng)干擾通過電源進(jìn)入電路,即使電池供電的系統(tǒng),電池本身也有高頻噪聲。模擬電路中的模擬信號(hào)更經(jīng)受不住來自電源的干擾。
  (5) 注意印刷線板與元器件的高頻特性
  在高頻情況下,印刷線路板上的引線,過孔,電阻、電容、接插件的分布電感與電容等不可忽略。電容的分布電感不可忽略,電感的分布電容不可忽略。電阻產(chǎn)生對(duì)高頻信號(hào)的反射,引線的分布電容會(huì)起作用,當(dāng)長(zhǎng)度大于噪聲頻率相應(yīng)波長(zhǎng)的1/20時(shí),就產(chǎn)生天線效應(yīng),噪聲通過引線向外發(fā)射。
  印刷線路板的過孔大約引起0.6pf的電容。
  一個(gè)集成電路本身的封裝材料引入2~6pf電容。
  一個(gè)線路板上的接插件,有520nH的分布電感。一個(gè)雙列直扦的24引腳集成電路扦座,引入4~18nH的分布電感。
  這些小的分布參數(shù)對(duì)于這行較低頻率下的微控制器系統(tǒng)中是可以忽略不計(jì)的;而對(duì)于高速系統(tǒng)必須予以特別注意。
  (6) 元件布置要合理分區(qū)
  元件在印刷線路板上排列的位置要充分考慮抗電磁干擾問題,原則之一是各部件之間的引線要盡量短。在布局上,要把模擬信號(hào)部分,高速數(shù)字電路部分,噪聲源部分(如繼電器,大電流開關(guān)等)這三部分合理地分開,使相互間的信號(hào)耦合為最小。
  處理好接地線
  印刷電路板上,電源線和地線最重要。克服電磁干擾,最主要的手段就是接地。
  對(duì)于雙面板,地線布置特別講究,通過采用單點(diǎn)接地法,電源和地是從電源的兩端接到印刷線路板上來的,電源一個(gè)接點(diǎn),地一個(gè)接點(diǎn)。印刷線路板上,要有多個(gè)返回地線,這些都會(huì)聚到回電源的那個(gè)接點(diǎn)上,就是所謂單點(diǎn)接地。所謂模擬地、數(shù)字地、大功率器件地開分,是指布線分開,而最后都匯集到這個(gè)接地點(diǎn)上來。與印刷線路板以外的信號(hào)相連時(shí),通常采用屏蔽電纜。對(duì)于高頻和數(shù)字信號(hào),屏蔽電纜兩端都接地。低頻模擬信號(hào)用的屏蔽電纜,一端接地為好。
  對(duì)噪聲和干擾非常敏感的電路或高頻噪聲特別嚴(yán)重的電路應(yīng)該用金屬罩屏蔽起來。
  (7) 用好去耦電容。
  好的高頻去耦電容可以去除高到1GHZ的高頻成份。陶瓷片電容或多層陶瓷電容的高頻特性較好。設(shè)計(jì)印刷線路板時(shí),每個(gè)集成電路的電源,地之間都要加一個(gè)去耦電容。去耦電容有兩個(gè)作用:一方面是本集成電路的蓄能電容,提供和吸收該集成電路開門關(guān)門瞬間的充放電能;另一方面旁路掉該器件的高頻噪聲。數(shù)字電路中典型的去耦電容為0.1uf的去耦電容有5nH分布電感,它的并行共振頻率大約在7MHz左右,也就是說對(duì)于10MHz以下的噪聲有較好的去耦作用,對(duì)40MHz以上的噪聲幾乎不起作用。
  1uf,10uf電容,并行共振頻率在20MHz以上,去除高頻率噪聲的效果要好一些。在電源進(jìn)入印刷板的地方和一個(gè)1uf或10uf的去高頻電容往往是有利的,即使是用電池供電的系統(tǒng)也需要這種電容。
  每10片左右的集成電路要加一片充放電電容,或稱為蓄放電容,電容大小可選10uf。最好不用電解電容,電解電容是兩層溥膜卷起來的,這種卷起來的結(jié)構(gòu)在高頻時(shí)表現(xiàn)為電感,最好使用膽電容或聚碳酸醞電容。
  去耦電容值的選取并不嚴(yán)格,可按C=1/f計(jì)算;即10MHz取0.1uf,對(duì)微控制器構(gòu)成的系統(tǒng),取0.1~0.01uf之間都可以。
  3、降低噪聲與電磁干擾的一些經(jīng)驗(yàn)。
  (1)、能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。
  (2)、可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。
  (3)、盡量為繼電器等提供某種形式的阻尼。
  (4)、使用滿足系統(tǒng)要求的最低頻率時(shí)鐘。
  (5)、時(shí)鐘產(chǎn)生器盡量*近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。
  (6)、用地線將時(shí)鐘區(qū)圈起來,時(shí)鐘線盡量短。
  (7)、I/O驅(qū)動(dòng)電路盡量*近印刷板邊,讓其盡快離開印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射。
  (8)、MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
  (9)、閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。(10) 印制板盡量使用45折線而不用90折線布線以減小高頻信號(hào)對(duì)外的發(fā)射與耦合。
  (11)、印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。
  (12)、單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗,經(jīng)濟(jì)是能承受的話用多層板以減小電源,地的容生電感。
  (13)、時(shí)鐘、總線、片選信號(hào)要遠(yuǎn)離I/O線和接插件。
  (14)、模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線,特別是時(shí)鐘。
  (15)、對(duì)A/D類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交*。
  (16)、時(shí)鐘線垂直于I/O線比平行I/O線干擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O電纜。
  (17)、元件引腳盡量短,去耦電容引腳盡量短。
  (18)、關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。
  (19)、對(duì)噪聲敏感的線不要與大電流,高速開關(guān)線平行。
  (20)、石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線。
  (21)、弱信號(hào)電路,低頻電路周圍不要形成電流環(huán)路。
  (22)、任何信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。
  (23)、每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。
(24)、用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲(chǔ)能電容。使用管狀電容時(shí),外殼要接地。
6 K) l& i# W. k8 w) Y* `' Y7 V0 M( z8 _) P
回復(fù)

使用道具 舉報(bào)

2#
發(fā)表于 2017-10-20 19:07:48 | 只看該作者
最近有什么優(yōu)惠?
3#
發(fā)表于 2017-10-20 19:58:18 | 只看該作者
挺好,收藏了!
4#
發(fā)表于 2017-10-20 20:33:28 | 只看該作者
寫得不錯(cuò)
回復(fù)

使用道具 舉報(bào)

5#
發(fā)表于 2017-10-21 07:12:27 | 只看該作者
很有價(jià)值
回復(fù)

使用道具 舉報(bào)

6#
發(fā)表于 2017-10-21 08:16:27 | 只看該作者
我想轉(zhuǎn)做PCB愛好者
7#
發(fā)表于 2017-10-21 08:30:50 | 只看該作者
這廣告做的有水準(zhǔn)

點(diǎn)評(píng)

ctrl+C,ctrl+V,純文字沒圖片,差評(píng)啊  詳情 回復(fù) 發(fā)表于 2017-10-21 22:38
8#
發(fā)表于 2017-10-21 09:43:08 | 只看該作者
比起Machine,感覺PCB很神秘,又高大上。
9#
發(fā)表于 2017-10-21 22:38:27 | 只看該作者
xiaobing86203 發(fā)表于 2017-10-21 08:30
  T  B, r2 A$ H- G- n4 v5 Q這廣告做的有水準(zhǔn)
& V! s; m& P5 X7 M: y9 D
ctrl+C,ctrl+V,純文字沒圖片,差評(píng)啊  z. W/ V; m( ?3 U% v! t1 y2 X- W
10#
 樓主| 發(fā)表于 2017-10-23 19:02:51 | 只看該作者
二、元件布線規(guī)則
6 C3 J  a7 x( Z: b  1、畫定布線區(qū)域距PCB板邊≤1mm的區(qū)域內(nèi),以及安裝孔周圍1mm內(nèi),禁止布線;2 j1 a( I6 X* u0 H2 `9 ~
  2、電源線盡可能的寬,不應(yīng)低于18mil;信號(hào)線寬不應(yīng)低于12mil;cpu入出線不應(yīng)低于10mil(或8mil);線間距不低于10mil;
- Q- A  ~* [# O! {  3、正常過孔不低于30mil;; t8 k' Y8 k2 N: X
  4、 雙列直插:焊盤60mil,孔徑40mil;
. p) S$ S- R* [  1/4W電阻: 51*55mil(0805表貼);直插時(shí)焊盤62mil,孔徑42mil;
) l4 a$ E; W6 G  無極電容: 51*55mil(0805表貼);直插時(shí)焊盤50mil,孔徑28mil;
, B2 E  g4 p5 h& t/ B  5、 注意電源線與地線應(yīng)盡可能呈放射狀,以及信號(hào)線不能出現(xiàn)回環(huán)走線。, r3 ?: U" n' a8 b
  在研制帶處理器的電子產(chǎn)品時(shí),如何提高抗干擾能力和電磁兼容性?
# s, x0 a" o  {$ A9 ~' q  1、下面的一些系統(tǒng)要特別注意抗電磁干擾:
* T- q5 Z5 `9 O1 R  (1) 微控制器時(shí)鐘頻率特別高,總線周期特別快的系統(tǒng)。
! a' O1 _# f9 c# c6 K& @
( l2 b" H+ e2 p) H  (2) 系統(tǒng)含有大功率,大電流驅(qū)動(dòng)電路,如產(chǎn)生火花的繼電器,大電流開關(guān)等。6 e  l" b; d6 u" Q' X+ ]+ h
  (3) 含微弱模擬信號(hào)電路以及高精度A/D變換電路的系統(tǒng)。9 I" p  N" N# C
  2、為增加系統(tǒng)的抗電磁干擾能力采取如下措施:
& S: u' U9 u; q) K6 \5 a  (1) 選用頻率低的微控制器:
  c& l- C/ M  ~. }' o( V) K  選用外時(shí)鐘頻率低的微控制器可以有效降低噪聲和提高系統(tǒng)的抗干擾能力。同樣頻率的方波和正弦波,方波中的高頻成份比正弦波多得多。雖然方波的高頻成份的波的幅度,比基波小,但頻率越高越容易發(fā)射出成為噪聲源,微控制器產(chǎn)生的最有影響的高頻噪聲大約是時(shí)鐘頻率的3倍。
: l+ U1 P$ Q3 a9 d5 u; }: z8 p  (2) 減小信號(hào)傳輸中的畸變
( {+ N6 V9 U. W3 \9 w  微控制器主要采用高速CMOS技術(shù)制造。信號(hào)輸入端靜態(tài)輸入電流在1mA左右,輸入電容10PF左右,輸入阻抗相當(dāng)高,高速CMOS電路的輸出端都有相當(dāng)?shù)膸лd能力,即相當(dāng)大的輸出值,將一個(gè)門的輸出端通過一段很長(zhǎng)線引到輸入阻抗相當(dāng)高的輸入端,反射問題就很嚴(yán)重,它會(huì)引起信號(hào)畸變,增加系統(tǒng)噪聲。當(dāng)Tpd>Tr時(shí),就成了一個(gè)傳輸線問題,必須考慮信號(hào)反射,阻抗匹配等問題。1 F7 D: e) T, \# E, w
5 F0 ]% x. x. a. ?$ k7 ~  _  P
  信號(hào)在印制板上的延遲時(shí)間與引線的特性阻抗有關(guān),即與印制線路板材料的介電常數(shù)有關(guān)?梢源致缘卣J(rèn)為,信號(hào)在印制板引線的傳輸速度,約為光速的1/3到1/2之間。微控制器構(gòu)成的系統(tǒng)中常用邏輯電話元件的Tr(標(biāo)準(zhǔn)延遲時(shí)間)為3到18ns之間。
. g" o" y, h! b8 c: d
+ E$ L5 \1 B2 T, A  在印制線路板上,信號(hào)通過一個(gè)7W的電阻和一段25cm長(zhǎng)的引線,線上延遲時(shí)間大致在4~20ns之間。也就是說,信號(hào)在印刷線路上的引線越短越好,最長(zhǎng)不宜超過25cm。而且過孔數(shù)目也應(yīng)盡量少,最好不多于2個(gè)。) s9 x' T! }( G; _9 A! S
% g6 m8 x# B4 X: D  G- V% y  q& ~" l
  當(dāng)信號(hào)的上升時(shí)間快于信號(hào)延遲時(shí)間,就要按照快電子學(xué)處理。此時(shí)要考慮傳輸線的阻抗匹配,對(duì)于一塊印刷線路板上的集成塊之間的信號(hào)傳輸,要避免出現(xiàn)Td>Trd的情況,印刷線路板越大系統(tǒng)的速度就越不能太快。# S6 n! H2 |. N2 ~* y

7 a# t3 ^/ d( d8 @) A  用以下結(jié)論歸納印刷線路板設(shè)計(jì)的一個(gè)規(guī)則:
8 k; u+ x% p5 K+ F- z
* R6 l+ _' z7 K! Z& a+ \  信號(hào)在印刷板上傳輸,其延遲時(shí)間不應(yīng)大于所用器件的標(biāo)稱延遲時(shí)間。
! ^9 p6 r/ H+ J* v9 [& R& @. \! L# ?* C( w
  (3) 減小信號(hào)線間的交*干擾:* I( t2 J: X- Q5 l2 v

& C  @2 T4 s, r+ H  g  A點(diǎn)一個(gè)上升時(shí)間為Tr的階躍信號(hào)通過引線AB傳向B端。信號(hào)在AB線上的延遲時(shí)間是Td。在D點(diǎn),由于A點(diǎn)信號(hào)的向前傳輸,到達(dá)B點(diǎn)后的信號(hào)反射和AB線的延遲,Td時(shí)間以后會(huì)感應(yīng)出一個(gè)寬度為Tr的頁脈沖信號(hào)。在C點(diǎn),由于AB上信號(hào)的傳輸與反射,會(huì)感應(yīng)出一個(gè)寬度為信號(hào)在AB線上的延遲時(shí)間的兩倍,即2Td的正脈沖信號(hào)。這就是信號(hào)間的交*干擾。干擾信號(hào)的強(qiáng)度與C點(diǎn)信號(hào)的di/at有關(guān),與線間距離有關(guān)。當(dāng)兩信號(hào)線不是很長(zhǎng)時(shí),AB上看到的實(shí)際是兩個(gè)脈沖的迭加。
- T  H. f6 n; `# n  C9 {$ g2 T! ^1 z' A( b9 P) p4 @
  CMOS工藝制造的微控制由輸入阻抗高,噪聲高,噪聲容限也很高,數(shù)字電路是迭加100~200mv噪聲并不影響其工作。若圖中AB線是一模擬信號(hào),這種干擾就變?yōu)椴荒苋萑獭H缬∷⒕路板為四層板,其中有一層是大面積的地,或雙面板,信號(hào)線的反面是大面積的地時(shí),這種信號(hào)間的交*干擾就會(huì)變小。原因是,大面積的地減小了信號(hào)線的特性阻抗,信號(hào)在D端的反射大為減小。特性阻抗與信號(hào)線到地間的介質(zhì)的介電常數(shù)的平方成反比,與介質(zhì)厚度的自然對(duì)數(shù)成正比。若AB線為一模擬信號(hào),要避免數(shù)字電路信號(hào)線CD對(duì)AB的干擾,AB線下方要有大面積的地,AB線到CD線的距離要大于AB線與地距離的2~3倍?捎镁植科帘蔚,在有引結(jié)的一面引線左右兩側(cè)布以地線。. d$ d7 }, E% S
- _  G& Q% r# H0 D- ~7 k
  (4) 減小來自電源的噪聲) ^, ]5 @( A; Z! k

8 N1 ?% B+ ?  v( _, ?- t9 a  電源在向系統(tǒng)提供能源的同時(shí),也將其噪聲加到所供電的電源上。電路中微控制器的復(fù)位線,中斷線,以及其它一些控制線最容易受外界噪聲的干擾。電網(wǎng)上的強(qiáng)干擾通過電源進(jìn)入電路,即使電池供電的系統(tǒng),電池本身也有高頻噪聲。模擬電路中的模擬信號(hào)更經(jīng)受不住來自電源的干擾。- J$ Q4 q  ~) D3 H9 h& R/ m4 E

9 R9 B+ I0 w# [; q+ c" ]- F2 q, V  (5) 注意印刷線板與元器件的高頻特性
. }+ D, t4 S- H# o
8 y3 a, T# i; \  在高頻情況下,印刷線路板上的引線,過孔,電阻、電容、接插件的分布電感與電容等不可忽略。電容的分布電感不可忽略,電感的分布電容不可忽略。電阻產(chǎn)生對(duì)高頻信號(hào)的反射,引線的分布電容會(huì)起作用,當(dāng)長(zhǎng)度大于噪聲頻率相應(yīng)波長(zhǎng)的1/20時(shí),就產(chǎn)生天線效應(yīng),噪聲通過引線向外發(fā)射。
) Y# e' S; ?) S
( t6 v; R3 H- r1 e  H1 ~  印刷線路板的過孔大約引起0.6pf的電容。
% L5 s, l3 l! H; @. C& @0 I, U1 I" r  k, d
  一個(gè)集成電路本身的封裝材料引入2~6pf電容。
* K+ t, e% a& z+ {: M& u! t) A5 y0 F
/ `4 ?4 W/ T7 w- A  一個(gè)線路板上的接插件,有520nH的分布電感。一個(gè)雙列直扦的24引腳集成電路扦座,引入4~18nH的分布電感。; W2 A" ]" f* ?7 k5 T* M

9 A+ `- @) U& x! ]$ J1 I3 E/ I  這些小的分布參數(shù)對(duì)于這行較低頻率下的微控制器系統(tǒng)中是可以忽略不計(jì)的;而對(duì)于高速系統(tǒng)必須予以特別注意。+ E; s2 E8 o/ M8 E

- N, p2 L3 M( V, {  (6) 元件布置要合理分區(qū)
3 B- y8 Q: A0 q. @# E) I6 ]/ {& @* r; W7 k# x# R
  元件在印刷線路板上排列的位置要充分考慮抗電磁干擾問題,原則之一是各部件之間的引線要盡量短。在布局上,要把模擬信號(hào)部分,高速數(shù)字電路部分,噪聲源部分(如繼電器,大電流開關(guān)等)這三部分合理地分開,使相互間的信號(hào)耦合為最小。, f2 ]0 }9 ~* L$ c# f# L

8 A: h' T* Z8 }4 X+ R  處理好接地線& A. L4 t3 u5 c8 a9 E+ u# B0 w

, M' x3 {) _+ E3 K* u" Y* q) g: p5 Q' w  印刷電路板上,電源線和地線最重要?朔姶鸥蓴_,最主要的手段就是接地。4 m" v/ p1 @' B( h3 Z/ O+ |

; N5 S! z* ^) e1 o  對(duì)于雙面板,地線布置特別講究,通過采用單點(diǎn)接地法,電源和地是從電源的兩端接到印刷線路板上來的,電源一個(gè)接點(diǎn),地一個(gè)接點(diǎn)。印刷線路板上,要有多個(gè)返回地線,這些都會(huì)聚到回電源的那個(gè)接點(diǎn)上,就是所謂單點(diǎn)接地。所謂模擬地、數(shù)字地、大功率器件地開分,是指布線分開,而最后都匯集到這個(gè)接地點(diǎn)上來。與印刷線路板以外的信號(hào)相連時(shí),通常采用屏蔽電纜。對(duì)于高頻和數(shù)字信號(hào),屏蔽電纜兩端都接地。低頻模擬信號(hào)用的屏蔽電纜,一端接地為好。+ F" M5 L! C8 Q6 j; G- k9 G

! p) t0 m" o7 d6 w2 l7 x  對(duì)噪聲和干擾非常敏感的電路或高頻噪聲特別嚴(yán)重的電路應(yīng)該用金屬罩屏蔽起來。) T1 @' [, B2 ^4 E5 b, j
& ]4 l3 k& R6 [8 L
  (7) 用好去耦電容。8 }) @% d0 o$ v* A7 \

: p; S0 R) K3 f  f& x, x  好的高頻去耦電容可以去除高到1GHZ的高頻成份。陶瓷片電容或多層陶瓷電容的高頻特性較好。設(shè)計(jì)印刷線路板時(shí),每個(gè)集成電路的電源,地之間都要加一個(gè)去耦電容。去耦電容有兩個(gè)作用:一方面是本集成電路的蓄能電容,提供和吸收該集成電路開門關(guān)門瞬間的充放電能;另一方面旁路掉該器件的高頻噪聲。數(shù)字電路中典型的去耦電容為0.1uf的去耦電容有5nH分布電感,它的并行共振頻率大約在7MHz左右,也就是說對(duì)于10MHz以下的噪聲有較好的去耦作用,對(duì)40MHz以上的噪聲幾乎不起作用。
& T) a5 n8 f0 y% l
5 e/ M9 q4 u4 Y0 r  1uf,10uf電容,并行共振頻率在20MHz以上,去除高頻率噪聲的效果要好一些。在電源進(jìn)入印刷板的地方和一個(gè)1uf或10uf的去高頻電容往往是有利的,即使是用電池供電的系統(tǒng)也需要這種電容。
% n0 U- I3 t9 F
5 r! D6 ?7 c! s0 `! p' I. I) M  每10片左右的集成電路要加一片充放電電容,或稱為蓄放電容,電容大小可選10uf。最好不用電解電容,電解電容是兩層溥膜卷起來的,這種卷起來的結(jié)構(gòu)在高頻時(shí)表現(xiàn)為電感,最好使用膽電容或聚碳酸醞電容。! C3 h! y5 m+ j: r: S5 B0 R6 D
! S7 @! {: n$ p8 [) A4 g
  去耦電容值的選取并不嚴(yán)格,可按C=1/f計(jì)算;即10MHz取0.1uf,對(duì)微控制器構(gòu)成的系統(tǒng),取0.1~0.01uf之間都可以。
9 m* T; b6 x5 n* w9 A6 ?
& Z( ^+ v4 r1 R. y8 |3 i/ ~  3、降低噪聲與電磁干擾的一些經(jīng)驗(yàn)。! H0 m) l. O% @( b7 F: g5 h

( o3 E+ W/ T7 X( R  (1)、能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。
& c7 B! O3 f% M, [* T! S1 t( c- S  w7 Z- P& ~# s. E
  (2)、可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。% K) X7 z' c4 ^! l0 `  F
3 O4 }1 W! t/ e: j
  (3)、盡量為繼電器等提供某種形式的阻尼。
! K6 C1 W2 M( R7 ^3 f% z
! `+ Q& ]1 R0 x; m  (4)、使用滿足系統(tǒng)要求的最低頻率時(shí)鐘。
% u' D  t0 p4 m8 d. q, d, T% C; v! ~- l6 J
  (5)、時(shí)鐘產(chǎn)生器盡量*近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。
3 m+ h( o. @8 Q8 V
, c. i- _6 X% P" X  (6)、用地線將時(shí)鐘區(qū)圈起來,時(shí)鐘線盡量短。
# G( f; n7 j4 z
5 H! j) E/ h5 A1 y4 y! ?  (7)、I/O驅(qū)動(dòng)電路盡量*近印刷板邊,讓其盡快離開印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射。5 o$ C5 ?5 r0 ^$ A
& g! K% ^- @) o2 {9 s  q( {5 _/ O
  (8)、MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。& {  ?, t: p; S0 x

* v) V& q# ]6 o( G0 f  (9)、閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。 (10) 印制板盡量使用45折線而不用90折線布線以減小高頻信號(hào)對(duì)外的發(fā)射與耦合。
" I& m  I: p9 Z" l1 M( N: }2 @9 B8 V! z$ [+ }% |
  (11)、印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。1 \# g, n# X- s" g0 r0 u
% s. T$ B0 N1 W3 A# o
  (12)、單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗,經(jīng)濟(jì)是能承受的話用多層板以減小電源,地的容生電感。
/ D0 }: Q$ z+ l7 O
! S% F" f/ {: [  (13)、時(shí)鐘、總線、片選信號(hào)要遠(yuǎn)離I/O線和接插件。5 ]/ T* R3 J! w4 C$ D: v

) Q. i+ z8 n) W7 k! l  (14)、模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線,特別是時(shí)鐘。
# d; q* T$ c' z9 ~+ ~2 B
6 d( I% V0 O/ P2 a8 h% h  (15)、對(duì)A/D類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交*。* Y8 ]0 R2 t2 |% w$ P+ o% u

. s' R7 n8 V# B% D: C7 a  (16)、時(shí)鐘線垂直于I/O線比平行I/O線干擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O電纜。
( O) S# q; b0 ^3 |- g& {" b+ s6 t8 T, `: R9 {* b: H
  (17)、元件引腳盡量短,去耦電容引腳盡量短。
; I8 k$ t: Q/ Y; B9 e2 O' k- @7 G
  (18)、關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。
8 ~& B' Q9 z* n. S+ ?: Y
+ E3 t! F, e7 b- Z9 S: J  (19)、對(duì)噪聲敏感的線不要與大電流,高速開關(guān)線平行。, n0 j2 M5 `! e) o
  P8 u/ s$ z- K5 c( q( a
  (20)、石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線。! }2 Z0 t% I1 t1 y; _5 Q
% o+ X9 c/ ]4 L/ G+ k. R8 |2 U
  (21)、弱信號(hào)電路,低頻電路周圍不要形成電流環(huán)路。
/ T" E+ o, s) l, X' t3 W1 v, x
1 X, H( i% \* Z  (22)、任何信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。
4 f3 w, q7 A: {3 Z* b% G( h& m9 }/ C% q# T1 `+ M4 {' h5 O
  (23)、每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。& V" _- M; q; z& K

5 w, s3 b0 a  G, G! V1 y(24)、用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲(chǔ)能電容。使用管狀電容時(shí),外殼要接地。4 ~, ^( e4 j, G) ~' @& v" U

本版積分規(guī)則

小黑屋|手機(jī)版|Archiver|機(jī)械社區(qū) ( 京ICP備10217105號(hào)-1,京ICP證050210號(hào),浙公網(wǎng)安備33038202004372號(hào) )

GMT+8, 2024-11-18 03:35 , Processed in 0.060942 second(s), 15 queries , Gzip On.

Powered by Discuz! X3.4 Licensed

© 2001-2017 Comsenz Inc.

快速回復(fù) 返回頂部 返回列表