機(jī)械社區(qū)
標(biāo)題: PCB線(xiàn)路板板布局布線(xiàn)基本規(guī)則 [打印本頁(yè)]
作者: szblt2016 時(shí)間: 2017-10-20 18:27
標(biāo)題: PCB線(xiàn)路板板布局布線(xiàn)基本規(guī)則
有很多PCB設(shè)計(jì)愛(ài)好者,都非常的喜歡自己去設(shè)計(jì)PCB電路板,今天就來(lái)和大家分享一下PCB電路板布局布線(xiàn)基本規(guī)則有哪些,具體如下:
PCB線(xiàn)路板板布局布線(xiàn)基本規(guī)則
一、元件布局基本規(guī)則
1. 按電路模塊進(jìn)行布局,實(shí)現(xiàn)同一功能的相關(guān)電路稱(chēng)為一個(gè)模塊,電路模塊中的元件應(yīng)采用就近集中原則,同時(shí)數(shù)字電路和模擬電路分開(kāi);
2.定位孔、標(biāo)準(zhǔn)孔等非安裝孔周?chē)?.27mm 內(nèi)不得貼裝元、器件,螺釘?shù)劝惭b孔周?chē)?.5mm(對(duì)于M2.5)、4mm(對(duì)于M3)內(nèi)不得貼裝元器件;
3. 臥裝電阻、電感(插件)、電解電容等元件的下方避免布過(guò)孔,以免波峰焊后過(guò)孔與元件殼體短路;
4. 元器件的外側(cè)距板邊的距離為5mm;
5. 貼裝元件焊盤(pán)的外側(cè)與相鄰插裝元件的外側(cè)距離大于2mm;
6. 金屬殼體元器件和金屬件(屏蔽盒等)不能與其它元器件相碰,不能緊貼印制線(xiàn)、焊盤(pán),其間距應(yīng)大于2mm。定位孔、緊固件安裝孔、橢圓孔及板中其它方孔外側(cè)距板邊的尺寸大于3mm;
7. 發(fā)熱元件不能緊鄰導(dǎo)線(xiàn)和熱敏元件;高熱器件要均衡分布;
8. 電源插座要盡量布置在印制板的四周,電源插座與其相連的匯流條接線(xiàn)端應(yīng)布置在同側(cè)。特別應(yīng)注意不要把電源插座及其它焊接連接器布置在連接器之間,以利于這些插座、連接器的焊接及電源線(xiàn)纜設(shè)計(jì)和扎線(xiàn)。電源插座及焊接連接器的布置間距應(yīng)考慮方便電源插頭的插拔;
9. 其它元器件的布置:
所有IC元件單邊對(duì)齊,有極性元件極性標(biāo)示明確,同一印制板上極性標(biāo)示不得多于兩個(gè)方向,出現(xiàn)兩個(gè)方向時(shí),兩個(gè)方向互相垂直;
10、板面布線(xiàn)應(yīng)疏密得當(dāng),當(dāng)疏密差別太大時(shí)應(yīng)以網(wǎng)狀銅箔填充,網(wǎng)格大于8mil(或0.2mm);
11、貼片焊盤(pán)上不能有通孔,以免焊膏流失造成元件虛焊。重要信號(hào)線(xiàn)不準(zhǔn)從插座腳間穿過(guò);
12、貼片單邊對(duì)齊,字符方向一致,封裝方向一致;
13、有極性的器件在以同一板上的極性標(biāo)示方向盡量保持一致。
二、元件布線(xiàn)規(guī)則
1、畫(huà)定布線(xiàn)區(qū)域距PCB板邊≤1mm的區(qū)域內(nèi),以及安裝孔周?chē)?mm內(nèi),禁止布線(xiàn);
2、電源線(xiàn)盡可能的寬,不應(yīng)低于18mil;信號(hào)線(xiàn)寬不應(yīng)低于12mil;cpu入出線(xiàn)不應(yīng)低于10mil(或8mil);線(xiàn)間距不低于10mil;
3、正常過(guò)孔不低于30mil;
4、 雙列直插:焊盤(pán)60mil,孔徑40mil;
1/4W電阻: 51*55mil(0805表貼);直插時(shí)焊盤(pán)62mil,孔徑42mil;
無(wú)極電容: 51*55mil(0805表貼);直插時(shí)焊盤(pán)50mil,孔徑28mil;
5、 注意電源線(xiàn)與地線(xiàn)應(yīng)盡可能呈放射狀,以及信號(hào)線(xiàn)不能出現(xiàn)回環(huán)走線(xiàn)。
在研制帶處理器的電子產(chǎn)品時(shí),如何提高抗干擾能力和電磁兼容性?
1、下面的一些系統(tǒng)要特別注意抗電磁干擾:
(1) 微控制器時(shí)鐘頻率特別高,總線(xiàn)周期特別快的系統(tǒng)。
(2) 系統(tǒng)含有大功率,大電流驅(qū)動(dòng)電路,如產(chǎn)生火花的繼電器,大電流開(kāi)關(guān)等。
(3) 含微弱模擬信號(hào)電路以及高精度A/D變換電路的系統(tǒng)。
2、為增加系統(tǒng)的抗電磁干擾能力采取如下措施:
(1) 選用頻率低的微控制器:
選用外時(shí)鐘頻率低的微控制器可以有效降低噪聲和提高系統(tǒng)的抗干擾能力。同樣頻率的方波和正弦波,方波中的高頻成份比正弦波多得多。雖然方波的高頻成份的波的幅度,比基波小,但頻率越高越容易發(fā)射出成為噪聲源,微控制器產(chǎn)生的最有影響的高頻噪聲大約是時(shí)鐘頻率的3倍。
(2) 減小信號(hào)傳輸中的畸變
微控制器主要采用高速CMOS技術(shù)制造。信號(hào)輸入端靜態(tài)輸入電流在1mA左右,輸入電容10PF左右,輸入阻抗相當(dāng)高,高速CMOS電路的輸出端都有相當(dāng)?shù)膸лd能力,即相當(dāng)大的輸出值,將一個(gè)門(mén)的輸出端通過(guò)一段很長(zhǎng)線(xiàn)引到輸入阻抗相當(dāng)高的輸入端,反射問(wèn)題就很?chē)?yán)重,它會(huì)引起信號(hào)畸變,增加系統(tǒng)噪聲。當(dāng)Tpd>Tr時(shí),就成了一個(gè)傳輸線(xiàn)問(wèn)題,必須考慮信號(hào)反射,阻抗匹配等問(wèn)題。
信號(hào)在印制板上的延遲時(shí)間與引線(xiàn)的特性阻抗有關(guān),即與印制線(xiàn)路板材料的介電常數(shù)有關(guān)。可以粗略地認(rèn)為,信號(hào)在印制板引線(xiàn)的傳輸速度,約為光速的1/3到1/2之間。微控制器構(gòu)成的系統(tǒng)中常用邏輯電話(huà)元件的Tr(標(biāo)準(zhǔn)延遲時(shí)間)為3到18ns之間。
在印制線(xiàn)路板上,信號(hào)通過(guò)一個(gè)7W的電阻和一段25cm長(zhǎng)的引線(xiàn),線(xiàn)上延遲時(shí)間大致在4~20ns之間。也就是說(shuō),信號(hào)在印刷線(xiàn)路上的引線(xiàn)越短越好,最長(zhǎng)不宜超過(guò)25cm。而且過(guò)孔數(shù)目也應(yīng)盡量少,最好不多于2個(gè)。
當(dāng)信號(hào)的上升時(shí)間快于信號(hào)延遲時(shí)間,就要按照快電子學(xué)處理。此時(shí)要考慮傳輸線(xiàn)的阻抗匹配,對(duì)于一塊印刷線(xiàn)路板上的集成塊之間的信號(hào)傳輸,要避免出現(xiàn)Td>Trd的情況,印刷線(xiàn)路板越大系統(tǒng)的速度就越不能太快。
用以下結(jié)論歸納印刷線(xiàn)路板設(shè)計(jì)的一個(gè)規(guī)則:
信號(hào)在印刷板上傳輸,其延遲時(shí)間不應(yīng)大于所用器件的標(biāo)稱(chēng)延遲時(shí)間。
(3) 減小信號(hào)線(xiàn)間的交*干擾:
A點(diǎn)一個(gè)上升時(shí)間為T(mén)r的階躍信號(hào)通過(guò)引線(xiàn)AB傳向B端。信號(hào)在AB線(xiàn)上的延遲時(shí)間是Td。在D點(diǎn),由于A點(diǎn)信號(hào)的向前傳輸,到達(dá)B點(diǎn)后的信號(hào)反射和AB線(xiàn)的延遲,Td時(shí)間以后會(huì)感應(yīng)出一個(gè)寬度為T(mén)r的頁(yè)脈沖信號(hào)。在C點(diǎn),由于AB上信號(hào)的傳輸與反射,會(huì)感應(yīng)出一個(gè)寬度為信號(hào)在AB線(xiàn)上的延遲時(shí)間的兩倍,即2Td的正脈沖信號(hào)。這就是信號(hào)間的交*干擾。干擾信號(hào)的強(qiáng)度與C點(diǎn)信號(hào)的di/at有關(guān),與線(xiàn)間距離有關(guān)。當(dāng)兩信號(hào)線(xiàn)不是很長(zhǎng)時(shí),AB上看到的實(shí)際是兩個(gè)脈沖的迭加。
CMOS工藝制造的微控制由輸入阻抗高,噪聲高,噪聲容限也很高,數(shù)字電路是迭加100~200mv噪聲并不影響其工作。若圖中AB線(xiàn)是一模擬信號(hào),這種干擾就變?yōu)椴荒苋萑。如印刷線(xiàn)路板為四層板,其中有一層是大面積的地,或雙面板,信號(hào)線(xiàn)的反面是大面積的地時(shí),這種信號(hào)間的交*干擾就會(huì)變小。原因是,大面積的地減小了信號(hào)線(xiàn)的特性阻抗,信號(hào)在D端的反射大為減小。特性阻抗與信號(hào)線(xiàn)到地間的介質(zhì)的介電常數(shù)的平方成反比,與介質(zhì)厚度的自然對(duì)數(shù)成正比。若AB線(xiàn)為一模擬信號(hào),要避免數(shù)字電路信號(hào)線(xiàn)CD對(duì)AB的干擾,AB線(xiàn)下方要有大面積的地,AB線(xiàn)到CD線(xiàn)的距離要大于AB線(xiàn)與地距離的2~3倍?捎镁植科帘蔚,在有引結(jié)的一面引線(xiàn)左右兩側(cè)布以地線(xiàn)。
(4) 減小來(lái)自電源的噪聲
電源在向系統(tǒng)提供能源的同時(shí),也將其噪聲加到所供電的電源上。電路中微控制器的復(fù)位線(xiàn),中斷線(xiàn),以及其它一些控制線(xiàn)最容易受外界噪聲的干擾。電網(wǎng)上的強(qiáng)干擾通過(guò)電源進(jìn)入電路,即使電池供電的系統(tǒng),電池本身也有高頻噪聲。模擬電路中的模擬信號(hào)更經(jīng)受不住來(lái)自電源的干擾。
(5) 注意印刷線(xiàn)板與元器件的高頻特性
在高頻情況下,印刷線(xiàn)路板上的引線(xiàn),過(guò)孔,電阻、電容、接插件的分布電感與電容等不可忽略。電容的分布電感不可忽略,電感的分布電容不可忽略。電阻產(chǎn)生對(duì)高頻信號(hào)的反射,引線(xiàn)的分布電容會(huì)起作用,當(dāng)長(zhǎng)度大于噪聲頻率相應(yīng)波長(zhǎng)的1/20時(shí),就產(chǎn)生天線(xiàn)效應(yīng),噪聲通過(guò)引線(xiàn)向外發(fā)射。
印刷線(xiàn)路板的過(guò)孔大約引起0.6pf的電容。
一個(gè)集成電路本身的封裝材料引入2~6pf電容。
一個(gè)線(xiàn)路板上的接插件,有520nH的分布電感。一個(gè)雙列直扦的24引腳集成電路扦座,引入4~18nH的分布電感。
這些小的分布參數(shù)對(duì)于這行較低頻率下的微控制器系統(tǒng)中是可以忽略不計(jì)的;而對(duì)于高速系統(tǒng)必須予以特別注意。
(6) 元件布置要合理分區(qū)
元件在印刷線(xiàn)路板上排列的位置要充分考慮抗電磁干擾問(wèn)題,原則之一是各部件之間的引線(xiàn)要盡量短。在布局上,要把模擬信號(hào)部分,高速數(shù)字電路部分,噪聲源部分(如繼電器,大電流開(kāi)關(guān)等)這三部分合理地分開(kāi),使相互間的信號(hào)耦合為最小。
處理好接地線(xiàn)
印刷電路板上,電源線(xiàn)和地線(xiàn)最重要?朔姶鸥蓴_,最主要的手段就是接地。
對(duì)于雙面板,地線(xiàn)布置特別講究,通過(guò)采用單點(diǎn)接地法,電源和地是從電源的兩端接到印刷線(xiàn)路板上來(lái)的,電源一個(gè)接點(diǎn),地一個(gè)接點(diǎn)。印刷線(xiàn)路板上,要有多個(gè)返回地線(xiàn),這些都會(huì)聚到回電源的那個(gè)接點(diǎn)上,就是所謂單點(diǎn)接地。所謂模擬地、數(shù)字地、大功率器件地開(kāi)分,是指布線(xiàn)分開(kāi),而最后都匯集到這個(gè)接地點(diǎn)上來(lái)。與印刷線(xiàn)路板以外的信號(hào)相連時(shí),通常采用屏蔽電纜。對(duì)于高頻和數(shù)字信號(hào),屏蔽電纜兩端都接地。低頻模擬信號(hào)用的屏蔽電纜,一端接地為好。
對(duì)噪聲和干擾非常敏感的電路或高頻噪聲特別嚴(yán)重的電路應(yīng)該用金屬罩屏蔽起來(lái)。
(7) 用好去耦電容。
好的高頻去耦電容可以去除高到1GHZ的高頻成份。陶瓷片電容或多層陶瓷電容的高頻特性較好。設(shè)計(jì)印刷線(xiàn)路板時(shí),每個(gè)集成電路的電源,地之間都要加一個(gè)去耦電容。去耦電容有兩個(gè)作用:一方面是本集成電路的蓄能電容,提供和吸收該集成電路開(kāi)門(mén)關(guān)門(mén)瞬間的充放電能;另一方面旁路掉該器件的高頻噪聲。數(shù)字電路中典型的去耦電容為0.1uf的去耦電容有5nH分布電感,它的并行共振頻率大約在7MHz左右,也就是說(shuō)對(duì)于10MHz以下的噪聲有較好的去耦作用,對(duì)40MHz以上的噪聲幾乎不起作用。
1uf,10uf電容,并行共振頻率在20MHz以上,去除高頻率噪聲的效果要好一些。在電源進(jìn)入印刷板的地方和一個(gè)1uf或10uf的去高頻電容往往是有利的,即使是用電池供電的系統(tǒng)也需要這種電容。
每10片左右的集成電路要加一片充放電電容,或稱(chēng)為蓄放電容,電容大小可選10uf。最好不用電解電容,電解電容是兩層溥膜卷起來(lái)的,這種卷起來(lái)的結(jié)構(gòu)在高頻時(shí)表現(xiàn)為電感,最好使用膽電容或聚碳酸醞電容。
去耦電容值的選取并不嚴(yán)格,可按C=1/f計(jì)算;即10MHz取0.1uf,對(duì)微控制器構(gòu)成的系統(tǒng),取0.1~0.01uf之間都可以。
3、降低噪聲與電磁干擾的一些經(jīng)驗(yàn)。
(1)、能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。
(2)、可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。
(3)、盡量為繼電器等提供某種形式的阻尼。
(4)、使用滿(mǎn)足系統(tǒng)要求的最低頻率時(shí)鐘。
(5)、時(shí)鐘產(chǎn)生器盡量*近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。
(6)、用地線(xiàn)將時(shí)鐘區(qū)圈起來(lái),時(shí)鐘線(xiàn)盡量短。
(7)、I/O驅(qū)動(dòng)電路盡量*近印刷板邊,讓其盡快離開(kāi)印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來(lái)的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射。
(8)、MCD無(wú)用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
(9)、閑置不用的門(mén)電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。(10) 印制板盡量使用45折線(xiàn)而不用90折線(xiàn)布線(xiàn)以減小高頻信號(hào)對(duì)外的發(fā)射與耦合。
(11)、印制板按頻率和電流開(kāi)關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。
(12)、單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線(xiàn)、地線(xiàn)盡量粗,經(jīng)濟(jì)是能承受的話(huà)用多層板以減小電源,地的容生電感。
(13)、時(shí)鐘、總線(xiàn)、片選信號(hào)要遠(yuǎn)離I/O線(xiàn)和接插件。
(14)、模擬電壓輸入線(xiàn)、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線(xiàn),特別是時(shí)鐘。
(15)、對(duì)A/D類(lèi)器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交*。
(16)、時(shí)鐘線(xiàn)垂直于I/O線(xiàn)比平行I/O線(xiàn)干擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O電纜。
(17)、元件引腳盡量短,去耦電容引腳盡量短。
(18)、關(guān)鍵的線(xiàn)要盡量粗,并在兩邊加上保護(hù)地。高速線(xiàn)要短要直。
(19)、對(duì)噪聲敏感的線(xiàn)不要與大電流,高速開(kāi)關(guān)線(xiàn)平行。
(20)、石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線(xiàn)。
(21)、弱信號(hào)電路,低頻電路周?chē)灰纬呻娏鳝h(huán)路。
(22)、任何信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。
(23)、每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。
(24)、用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲(chǔ)能電容。使用管狀電容時(shí),外殼要接地。
w9 n+ X& m- S: K, T* Z
作者: threetigher 時(shí)間: 2017-10-20 19:07
最近有什么優(yōu)惠?
作者: liangquan6 時(shí)間: 2017-10-20 19:58
挺好,收藏了!
作者: 天天_works 時(shí)間: 2017-10-20 20:33
寫(xiě)得不錯(cuò)
作者: 只有快樂(lè) 時(shí)間: 2017-10-21 07:12
很有價(jià)值
作者: moldzsdj 時(shí)間: 2017-10-21 08:16
我想轉(zhuǎn)做PCB愛(ài)好者
作者: xiaobing86203 時(shí)間: 2017-10-21 08:30
這廣告做的有水準(zhǔn)
作者: 淡然 時(shí)間: 2017-10-21 09:43
比起Machine,感覺(jué)PCB很神秘,又高大上。
作者: 喂我袋鹽 時(shí)間: 2017-10-21 22:38
* a+ _8 t( h- F& ~1 j
ctrl+C,ctrl+V,純文字沒(méi)圖片,差評(píng)啊% @3 b& c$ @; c1 V+ c
作者: szblt2016 時(shí)間: 2017-10-23 19:02
二、元件布線(xiàn)規(guī)則0 d; |+ ]( X8 y* s8 k3 l
1、畫(huà)定布線(xiàn)區(qū)域距PCB板邊≤1mm的區(qū)域內(nèi),以及安裝孔周?chē)?mm內(nèi),禁止布線(xiàn);4 Y2 c, }8 m3 M8 j. E
2、電源線(xiàn)盡可能的寬,不應(yīng)低于18mil;信號(hào)線(xiàn)寬不應(yīng)低于12mil;cpu入出線(xiàn)不應(yīng)低于10mil(或8mil);線(xiàn)間距不低于10mil;
/ I9 n# H( G) {2 _ 3、正常過(guò)孔不低于30mil;
! h$ M5 Q% e% [$ o% ?- l 4、 雙列直插:焊盤(pán)60mil,孔徑40mil;# E. D g. q8 O! h9 f1 \
1/4W電阻: 51*55mil(0805表貼);直插時(shí)焊盤(pán)62mil,孔徑42mil;
8 D+ Z; \! j5 M2 s6 z# l' u 無(wú)極電容: 51*55mil(0805表貼);直插時(shí)焊盤(pán)50mil,孔徑28mil;
4 k1 g; w0 A+ i; E6 k) i 5、 注意電源線(xiàn)與地線(xiàn)應(yīng)盡可能呈放射狀,以及信號(hào)線(xiàn)不能出現(xiàn)回環(huán)走線(xiàn)。1 e8 ]6 ~) Z% r/ |
在研制帶處理器的電子產(chǎn)品時(shí),如何提高抗干擾能力和電磁兼容性? W d7 N1 T# R A, U$ z2 a' T
1、下面的一些系統(tǒng)要特別注意抗電磁干擾:& X: m: b; H8 V6 l% h; p
(1) 微控制器時(shí)鐘頻率特別高,總線(xiàn)周期特別快的系統(tǒng)。' s( Y/ x9 ^: R0 s6 Y* z. v
3 \- X: `4 I- j5 `
(2) 系統(tǒng)含有大功率,大電流驅(qū)動(dòng)電路,如產(chǎn)生火花的繼電器,大電流開(kāi)關(guān)等。
8 @: b% Q! ]; r0 v6 e7 ?# _9 F (3) 含微弱模擬信號(hào)電路以及高精度A/D變換電路的系統(tǒng)。
: ^$ h: r+ x) b0 @ 2、為增加系統(tǒng)的抗電磁干擾能力采取如下措施:
& X$ y' S) E) c. H; ?5 o, ~0 c4 F5 G (1) 選用頻率低的微控制器:
) [8 C( d# ^5 ]3 Z5 T5 U 選用外時(shí)鐘頻率低的微控制器可以有效降低噪聲和提高系統(tǒng)的抗干擾能力。同樣頻率的方波和正弦波,方波中的高頻成份比正弦波多得多。雖然方波的高頻成份的波的幅度,比基波小,但頻率越高越容易發(fā)射出成為噪聲源,微控制器產(chǎn)生的最有影響的高頻噪聲大約是時(shí)鐘頻率的3倍。
& ]) H. w6 U* h9 C$ u- o7 X7 j# i6 J- G6 i (2) 減小信號(hào)傳輸中的畸變6 |* F: v4 K% Z( `! C( e* L1 ?# M
微控制器主要采用高速CMOS技術(shù)制造。信號(hào)輸入端靜態(tài)輸入電流在1mA左右,輸入電容10PF左右,輸入阻抗相當(dāng)高,高速CMOS電路的輸出端都有相當(dāng)?shù)膸лd能力,即相當(dāng)大的輸出值,將一個(gè)門(mén)的輸出端通過(guò)一段很長(zhǎng)線(xiàn)引到輸入阻抗相當(dāng)高的輸入端,反射問(wèn)題就很?chē)?yán)重,它會(huì)引起信號(hào)畸變,增加系統(tǒng)噪聲。當(dāng)Tpd>Tr時(shí),就成了一個(gè)傳輸線(xiàn)問(wèn)題,必須考慮信號(hào)反射,阻抗匹配等問(wèn)題。
+ S5 O/ n* o/ C8 x( P2 ^
0 x4 O- I8 k0 P7 u 信號(hào)在印制板上的延遲時(shí)間與引線(xiàn)的特性阻抗有關(guān),即與印制線(xiàn)路板材料的介電常數(shù)有關(guān)?梢源致缘卣J(rèn)為,信號(hào)在印制板引線(xiàn)的傳輸速度,約為光速的1/3到1/2之間。微控制器構(gòu)成的系統(tǒng)中常用邏輯電話(huà)元件的Tr(標(biāo)準(zhǔn)延遲時(shí)間)為3到18ns之間。: s% l5 x9 F5 F7 m+ Y% T( E- [# `
, Q! @! T$ D/ `( Q" r) m [
在印制線(xiàn)路板上,信號(hào)通過(guò)一個(gè)7W的電阻和一段25cm長(zhǎng)的引線(xiàn),線(xiàn)上延遲時(shí)間大致在4~20ns之間。也就是說(shuō),信號(hào)在印刷線(xiàn)路上的引線(xiàn)越短越好,最長(zhǎng)不宜超過(guò)25cm。而且過(guò)孔數(shù)目也應(yīng)盡量少,最好不多于2個(gè)。
! Y- _& D( Z! J: m$ O# g4 U6 m7 m: ]4 a! V" }/ }
當(dāng)信號(hào)的上升時(shí)間快于信號(hào)延遲時(shí)間,就要按照快電子學(xué)處理。此時(shí)要考慮傳輸線(xiàn)的阻抗匹配,對(duì)于一塊印刷線(xiàn)路板上的集成塊之間的信號(hào)傳輸,要避免出現(xiàn)Td>Trd的情況,印刷線(xiàn)路板越大系統(tǒng)的速度就越不能太快。
* e8 H1 r! d o m5 q3 s7 l
3 I9 j5 Q7 h9 ^* a& K 用以下結(jié)論歸納印刷線(xiàn)路板設(shè)計(jì)的一個(gè)規(guī)則:9 V% G2 N) W6 F5 [" C
3 ?5 L* a' x! a2 C' M4 N% x1 I
信號(hào)在印刷板上傳輸,其延遲時(shí)間不應(yīng)大于所用器件的標(biāo)稱(chēng)延遲時(shí)間。& e& l0 G l& X* o
' F5 x {( g4 H# y# a
(3) 減小信號(hào)線(xiàn)間的交*干擾:( Q" `4 T4 w+ e F2 p
' j/ F* C2 b8 o- u3 _4 d, g A點(diǎn)一個(gè)上升時(shí)間為T(mén)r的階躍信號(hào)通過(guò)引線(xiàn)AB傳向B端。信號(hào)在AB線(xiàn)上的延遲時(shí)間是Td。在D點(diǎn),由于A點(diǎn)信號(hào)的向前傳輸,到達(dá)B點(diǎn)后的信號(hào)反射和AB線(xiàn)的延遲,Td時(shí)間以后會(huì)感應(yīng)出一個(gè)寬度為T(mén)r的頁(yè)脈沖信號(hào)。在C點(diǎn),由于AB上信號(hào)的傳輸與反射,會(huì)感應(yīng)出一個(gè)寬度為信號(hào)在AB線(xiàn)上的延遲時(shí)間的兩倍,即2Td的正脈沖信號(hào)。這就是信號(hào)間的交*干擾。干擾信號(hào)的強(qiáng)度與C點(diǎn)信號(hào)的di/at有關(guān),與線(xiàn)間距離有關(guān)。當(dāng)兩信號(hào)線(xiàn)不是很長(zhǎng)時(shí),AB上看到的實(shí)際是兩個(gè)脈沖的迭加。: T# Z3 l4 r: {
* }; T* |! H" ~7 `6 `4 w% l8 g
CMOS工藝制造的微控制由輸入阻抗高,噪聲高,噪聲容限也很高,數(shù)字電路是迭加100~200mv噪聲并不影響其工作。若圖中AB線(xiàn)是一模擬信號(hào),這種干擾就變?yōu)椴荒苋萑。如印刷線(xiàn)路板為四層板,其中有一層是大面積的地,或雙面板,信號(hào)線(xiàn)的反面是大面積的地時(shí),這種信號(hào)間的交*干擾就會(huì)變小。原因是,大面積的地減小了信號(hào)線(xiàn)的特性阻抗,信號(hào)在D端的反射大為減小。特性阻抗與信號(hào)線(xiàn)到地間的介質(zhì)的介電常數(shù)的平方成反比,與介質(zhì)厚度的自然對(duì)數(shù)成正比。若AB線(xiàn)為一模擬信號(hào),要避免數(shù)字電路信號(hào)線(xiàn)CD對(duì)AB的干擾,AB線(xiàn)下方要有大面積的地,AB線(xiàn)到CD線(xiàn)的距離要大于AB線(xiàn)與地距離的2~3倍?捎镁植科帘蔚,在有引結(jié)的一面引線(xiàn)左右兩側(cè)布以地線(xiàn)。# v8 v* {! T1 V$ f8 ]
" F, Z" z I7 ?5 O: V
(4) 減小來(lái)自電源的噪聲( R I( o3 K0 f+ a
4 H8 O5 r1 D6 R* i& @ 電源在向系統(tǒng)提供能源的同時(shí),也將其噪聲加到所供電的電源上。電路中微控制器的復(fù)位線(xiàn),中斷線(xiàn),以及其它一些控制線(xiàn)最容易受外界噪聲的干擾。電網(wǎng)上的強(qiáng)干擾通過(guò)電源進(jìn)入電路,即使電池供電的系統(tǒng),電池本身也有高頻噪聲。模擬電路中的模擬信號(hào)更經(jīng)受不住來(lái)自電源的干擾。
; P5 ?; d' E. k" F3 ?9 @6 k
2 t1 l7 v, @" @! n t7 P" s (5) 注意印刷線(xiàn)板與元器件的高頻特性* e: j3 K! I. `) X
2 t, H+ C+ O* k) k: h/ b
在高頻情況下,印刷線(xiàn)路板上的引線(xiàn),過(guò)孔,電阻、電容、接插件的分布電感與電容等不可忽略。電容的分布電感不可忽略,電感的分布電容不可忽略。電阻產(chǎn)生對(duì)高頻信號(hào)的反射,引線(xiàn)的分布電容會(huì)起作用,當(dāng)長(zhǎng)度大于噪聲頻率相應(yīng)波長(zhǎng)的1/20時(shí),就產(chǎn)生天線(xiàn)效應(yīng),噪聲通過(guò)引線(xiàn)向外發(fā)射。
# J" i, R5 i# m
+ V1 _4 b4 ^7 F" k 印刷線(xiàn)路板的過(guò)孔大約引起0.6pf的電容。6 p; L1 ^+ e7 U, I
2 n: c; Q A4 J& x8 ^) T" L" j
一個(gè)集成電路本身的封裝材料引入2~6pf電容。" S& `) v! C% L: u1 O" f
B& V' d# k2 d1 L& L( u) k5 Y
一個(gè)線(xiàn)路板上的接插件,有520nH的分布電感。一個(gè)雙列直扦的24引腳集成電路扦座,引入4~18nH的分布電感。
7 o/ y3 ^( e, {7 \- m9 }, T0 T/ r+ r9 a/ [4 n, Q; T; b
這些小的分布參數(shù)對(duì)于這行較低頻率下的微控制器系統(tǒng)中是可以忽略不計(jì)的;而對(duì)于高速系統(tǒng)必須予以特別注意。7 `. }' O- i$ D+ R- @- b+ G$ D
; M3 q3 c5 ~( k. I5 A (6) 元件布置要合理分區(qū)
0 p0 D7 a- B. `) H# u2 r2 w, z r4 }
元件在印刷線(xiàn)路板上排列的位置要充分考慮抗電磁干擾問(wèn)題,原則之一是各部件之間的引線(xiàn)要盡量短。在布局上,要把模擬信號(hào)部分,高速數(shù)字電路部分,噪聲源部分(如繼電器,大電流開(kāi)關(guān)等)這三部分合理地分開(kāi),使相互間的信號(hào)耦合為最小。 p7 I: h( a5 I# ~* j
8 j Q6 Y9 y& t) {
處理好接地線(xiàn)
k; P7 X8 `! d. \; x: _9 \
9 P2 A3 V. m7 n$ E6 v+ _ 印刷電路板上,電源線(xiàn)和地線(xiàn)最重要?朔姶鸥蓴_,最主要的手段就是接地。: ]) T+ S0 q4 }, F
+ R ]. ~' Y3 O9 ~* m4 @
對(duì)于雙面板,地線(xiàn)布置特別講究,通過(guò)采用單點(diǎn)接地法,電源和地是從電源的兩端接到印刷線(xiàn)路板上來(lái)的,電源一個(gè)接點(diǎn),地一個(gè)接點(diǎn)。印刷線(xiàn)路板上,要有多個(gè)返回地線(xiàn),這些都會(huì)聚到回電源的那個(gè)接點(diǎn)上,就是所謂單點(diǎn)接地。所謂模擬地、數(shù)字地、大功率器件地開(kāi)分,是指布線(xiàn)分開(kāi),而最后都匯集到這個(gè)接地點(diǎn)上來(lái)。與印刷線(xiàn)路板以外的信號(hào)相連時(shí),通常采用屏蔽電纜。對(duì)于高頻和數(shù)字信號(hào),屏蔽電纜兩端都接地。低頻模擬信號(hào)用的屏蔽電纜,一端接地為好。
9 O9 r4 E9 z# P2 J7 U, b* p
7 ]5 y9 d3 X& W. [: i6 T! V' n1 t 對(duì)噪聲和干擾非常敏感的電路或高頻噪聲特別嚴(yán)重的電路應(yīng)該用金屬罩屏蔽起來(lái)。
M/ M- ~% v5 j, A8 H5 K* N- ?4 B+ F
4 |; C& h R3 D" @! M! | (7) 用好去耦電容。
% Y5 r% x: e E, a' x, t# V
2 @! I) G$ v* n 好的高頻去耦電容可以去除高到1GHZ的高頻成份。陶瓷片電容或多層陶瓷電容的高頻特性較好。設(shè)計(jì)印刷線(xiàn)路板時(shí),每個(gè)集成電路的電源,地之間都要加一個(gè)去耦電容。去耦電容有兩個(gè)作用:一方面是本集成電路的蓄能電容,提供和吸收該集成電路開(kāi)門(mén)關(guān)門(mén)瞬間的充放電能;另一方面旁路掉該器件的高頻噪聲。數(shù)字電路中典型的去耦電容為0.1uf的去耦電容有5nH分布電感,它的并行共振頻率大約在7MHz左右,也就是說(shuō)對(duì)于10MHz以下的噪聲有較好的去耦作用,對(duì)40MHz以上的噪聲幾乎不起作用。
9 ~4 V% t/ S/ i9 f1 a* O
3 `- l' f1 `6 W" _ 1uf,10uf電容,并行共振頻率在20MHz以上,去除高頻率噪聲的效果要好一些。在電源進(jìn)入印刷板的地方和一個(gè)1uf或10uf的去高頻電容往往是有利的,即使是用電池供電的系統(tǒng)也需要這種電容。/ P( H7 d9 m0 K5 @: k$ W- }
7 X9 {1 Y3 @6 N6 r- B# Z
每10片左右的集成電路要加一片充放電電容,或稱(chēng)為蓄放電容,電容大小可選10uf。最好不用電解電容,電解電容是兩層溥膜卷起來(lái)的,這種卷起來(lái)的結(jié)構(gòu)在高頻時(shí)表現(xiàn)為電感,最好使用膽電容或聚碳酸醞電容。
# P; J" b0 g/ g* g# R' c( f+ f1 l; X! t- V7 f
去耦電容值的選取并不嚴(yán)格,可按C=1/f計(jì)算;即10MHz取0.1uf,對(duì)微控制器構(gòu)成的系統(tǒng),取0.1~0.01uf之間都可以。" T0 M/ A- j9 I) k) u
1 S4 e/ D3 I1 y/ h 3、降低噪聲與電磁干擾的一些經(jīng)驗(yàn)。
6 I4 |8 S" V+ j, c3 z
8 k0 X/ Q( o2 \' @, u (1)、能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。
2 o% H3 q# X8 {6 X2 _6 f/ ?: k( m' S; @
: d0 f: f- L) T. I. s (2)、可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。
' O' w. a7 `, X) D$ ?! C6 Z C! i7 u0 M' X7 ~& v+ z
(3)、盡量為繼電器等提供某種形式的阻尼。0 x6 H. p/ L' X5 [& e9 r( }
% x, h O( V! X. [+ P N
(4)、使用滿(mǎn)足系統(tǒng)要求的最低頻率時(shí)鐘。
6 U3 H, t7 o/ C3 K* y
# h: F6 n% S4 d (5)、時(shí)鐘產(chǎn)生器盡量*近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。: u" i- b5 `$ P% v# T* m6 e# ?4 G5 j7 r
9 f# `4 a0 a$ X; x+ n
(6)、用地線(xiàn)將時(shí)鐘區(qū)圈起來(lái),時(shí)鐘線(xiàn)盡量短。
6 D$ O$ ]: j; U( M+ a: P8 J6 i; J5 S9 B M& y# D( _
(7)、I/O驅(qū)動(dòng)電路盡量*近印刷板邊,讓其盡快離開(kāi)印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來(lái)的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射。
$ e- x D9 a) \$ s7 e4 o+ r/ J
) q! g" P; p5 ^2 g2 J3 }: ~ (8)、MCD無(wú)用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。/ k: f' v( C- U( J
6 s" c+ d) n8 }) [( N7 n (9)、閑置不用的門(mén)電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。 (10) 印制板盡量使用45折線(xiàn)而不用90折線(xiàn)布線(xiàn)以減小高頻信號(hào)對(duì)外的發(fā)射與耦合。
* H0 Y; ]. q9 G4 r- g
1 n2 X) d8 S5 a" ]; } (11)、印制板按頻率和電流開(kāi)關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。
/ W! o ~% e" @2 o. s$ U
( n( J: \8 r/ m3 Z; P: U (12)、單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線(xiàn)、地線(xiàn)盡量粗,經(jīng)濟(jì)是能承受的話(huà)用多層板以減小電源,地的容生電感。
9 f. C' I+ E- w Q+ E7 q: p0 ~8 V1 M0 e5 h- f
(13)、時(shí)鐘、總線(xiàn)、片選信號(hào)要遠(yuǎn)離I/O線(xiàn)和接插件。
* \* X- d6 g# x+ F8 u% J9 h8 Y+ h; f& h: L0 ], q" I
(14)、模擬電壓輸入線(xiàn)、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線(xiàn),特別是時(shí)鐘。
: ~+ j# T, X- c6 b3 y- `% ^. F# h3 N" s; Z; h! P+ H
(15)、對(duì)A/D類(lèi)器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交*。
8 u& \* U! J! N. j N7 }
4 K0 e" T$ G2 C, s% F: z) @ (16)、時(shí)鐘線(xiàn)垂直于I/O線(xiàn)比平行I/O線(xiàn)干擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O電纜。
7 k4 h: {$ _8 k% U- u
: D. I. B& e( _8 L7 F" H8 J [) ^1 q (17)、元件引腳盡量短,去耦電容引腳盡量短。
\& e: D* t X5 H0 Y8 a
% p" @1 W2 ?. X4 [' g (18)、關(guān)鍵的線(xiàn)要盡量粗,并在兩邊加上保護(hù)地。高速線(xiàn)要短要直。
$ Q5 U9 @) N' U
( f: w4 H. m+ G5 f r (19)、對(duì)噪聲敏感的線(xiàn)不要與大電流,高速開(kāi)關(guān)線(xiàn)平行。: H( o$ i) {) d9 D7 u
, e1 ~- U1 ]: l- F# k (20)、石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線(xiàn)。
$ C2 v/ P j/ W+ k6 ~; w+ W3 Z/ h- y5 Q
(21)、弱信號(hào)電路,低頻電路周?chē)灰纬呻娏鳝h(huán)路。1 q% L V. c7 s
Q9 c8 I. b; b$ z0 c% x+ }
(22)、任何信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。
+ |" n4 U/ S+ D% t* R+ ^8 P+ S. B! a
(23)、每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。9 S8 B! D5 q- N5 }' a }! ]
. [2 r9 W* W* ]/ S: p
(24)、用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲(chǔ)能電容。使用管狀電容時(shí),外殼要接地。
. K5 _3 Z" p6 C3 ], D+ c4 t
作者: 向宏 時(shí)間: 2017-10-26 08:37
謝謝!收藏了& ^! r2 B% `% y
作者: TM-2017 時(shí)間: 2017-10-26 16:54
歡迎光臨 機(jī)械社區(qū) (http://e-learninguniversity.com/) |
Powered by Discuz! X3.4 |